第1章 逻辑代数基础

第一章 单元测验

1、逻辑函数F=AB+BC的最小项表达式为( )。
    A、F=m2+m3+m6
    B、F=m2+m3+m7
    C、F=m3+m6+m7
    D、F=m3+m4+m7

2、在四变量卡诺图中,逻辑上不相邻的一组最小项为:( )
    A、m1与m3
    B、m4与m6
    C、m5 与m13
    D、m2 与m8

3、L=AB+C 的对偶式为:( )
    A、A+BC
    B、( A+B )C
    C、A+B+C
    D、ABC

第一章 逻辑代数基础单元作业

1、将下列十进制数转换为二进制数。 (1)31 ⑵ 40 ⑶ 69 ⑷ 123 ⑸ 200 ⑹ 254

2、用公式将下列逻辑函数化简为最简 “与或”式。

3、用卡诺图将下列函数化为最简“与或”式。

4、用卡诺图化简下列带有约束条件的逻辑函数。 (1) P1 (A,B,C,D)= 卡诺图如图1.10(a)所示。 (2)P2(A,B,C,D)= 卡诺图如图1.10(b)所示。

第2章 门电路

第二章单元测验

1、三输入端TTL与非门如图所示,图中A点的电位为 ,F点的电位为 。
    A、0V,0.3V
    B、0.3V,3.6V
    C、0V,3.6V
    D、0.3V,0.3V

2、如图所示的五种TTL电路中,输出为高电平的是Y( ),请将Y的序号填入括号中。其中VIL为在输入端加低电平,VIH为在输入端加高电平。
    A、Y1
    B、Y2
    C、Y3
    D、Y4

3、集电极开路门(OC门)在使用时需在 之间接一电阻.
    A、输出与地
    B、输出与输入
    C、输出与电源
    D、电源与地

4、
    A、0.3V,3.6V
    B、0V,3.6V
    C、3.6V、3.6V
    D、3.6V,0.3V

第二章 单元作业

1、由TTL门组成的电路如图所示,已知它们的输入低电平电流为IiL=-1mA,高电平输入漏电流IiH=40μA。试问:当A=B=1时,G1的 电流(拉,灌)为 ;A=0时,G1的 电流(拉,灌)为 。(每空4分)

2、试说明在下列情况下,用万用表测量下图的B端和C端得到的电压各是多少? (1)A端悬空; (2)A端接低电平; (3)A端接高电平; (4)A端接地; (5)A端经10kΩ电阻接地。

3、如下图 所示门电路,试写出输出函数Y的逻辑表达式。

4、CMOS传输门TG和TTL与非门G组成电路如下图所示。写出C=0和C=1时电路输出Y的表达式。

第3章 组合数字电路

第三章单元测验

1、半加器和的输出端与输入端的逻辑关系是 ( )
    A、与非
    B、或非
    C、与或非
    D、异或

2、不考虑控制信号,74LS148编码器有( )。
    A、三个输入端,三个输出端
    B、八个输入端,八个输出端
    C、三个输入端,八个输出端
    D、八个输入端,三个输出端

3、
    A、00100000
    B、11011111
    C、11110111
    D、00000100

第三章的单元作业

1、分析图3.1所示电路的逻辑功能,写出输出的逻辑表达式,列出真值表,说明其逻辑功能。

2、设计一组合数字电路,输入为四位二进制码B3B2B1B0,当B3B2B1B0是BCD8421码时输出Y=1;否则Y=0。列出真值表,写出与或非型表达式,用集电极开路门实现。

3、图3.14是由3线/8线译码器74LS138和与非门构成的电路,试写出P1和P2的表达式,列出真值表,说明其逻辑功能。

4、设计用3个开关控制一个电灯的电路,要求改变任何一个开关的状态都能控制电灯由亮变灭或由灭变亮。 (1)写出真值表与表达式; (2)用基本门电路实现其逻辑电路; (3)用最小项译码器74LS138实现; (4)用八选一数据选择器74LS151实现。

5、用8线-3线编码器74LS148和适当的门电路构成的逻辑电路如图3.27,试分析其功能。

第4章 触发器和定时器

第四章 单元测验

1、设计一个24进制计数器需要( )个触发器。
    A、8
    B、5
    C、13
    D、4

2、T触发器中,当T=1时,触发器实现( )功能。
    A、置1
    B、置0
    C、计数
    D、保持

3、一个 JK 触发器有( )个稳态。
    A、4
    B、3
    C、2
    D、1

4、若将一个正弦波电压信号转换成同一频率的矩形波,应采用( )电路。
    A、单稳态触发器
    B、多谐振荡电路
    C、施密特触发器
    D、分频电路

第四章单元作业

1、图(a)是由与非门构成的基本RS触发器,试画出在图(b)所示输入信号的作用下的输出波形。 (a)逻辑图 (b)波形图

2、按下图所示的输入波形,分别画出正电位和正边沿两种触发方式D触发器的输出波形。

3、根据下图所示电路,若忽略门及触发器的传输延迟时间,画出在CP和X信号作用下所对应的Q1及Q2的波形(设Q1、Q2的初始状态为0)。

4、今有两个TTL J-K触发器,一个是主从触发方式,另一个是下降边沿触发,已知两者的输入波形均如下图所示,试分别画出两个触发器的输出波形。(初始状态均为“0”)

5、图(a)是由555定时器构成的单稳态触发电路,请问: (1) 简要说明其工作原理; (2) 计算暂稳态维持时间tw。 (3) 画出在图(b)所示输入ui作用下的uC和uO的波形。 (4) 若ui的低电平维持时间为15ms,要求暂稳态维持时间tw不变,应采取什么措施?

第5章 时序数字电路

第五章 单元测验

1、指出下列电路中能够把串行数据变成并行数据的电路应该是( )。
    A、JK触发器
    B、3/8线译码器
    C、移位寄存器
    D、十进制计数器

2、属于时序逻辑电路的部件是( )。
    A、编码器
    B、加法器
    C、数据选择器
    D、计数器

3、8位移位寄存器,串行输入时经 ( )个触发脉冲后,8位数码全部移入寄存器中。
    A、8
    B、4
    C、2
    D、1

第五章单元作业

1、分析图5.3所示时序电路的逻辑功能。要求列出状态表,画出状态图,并说明它是同步计数器还是异步计数器,是几进制计数器,是加法还是减法计数器,能否自启动。

2、试用J-K触发器设计一个同步余3循环码十进制减法计数器,状态转换图如图5.7所示。用J-K触发器实现此电路,并检查所设计电路的自启动情况。

3、用JK触发器设计“1011”序列检测器。要求写出:(1)状态图;(2)状态表;(3)激励方程;(4)逻辑电路图。

4、试分析图5.12所示的计数器在M=1和M=0是各是几进制。

5、分析图5.13所示(a)和(b)电路,说明是多少进制的计数器。

第6章 存储器及大规模集成电路

第六章 单元测验

1、随机存取存储器具有( )功能。
    A、可读/写
    B、不可读/写
    C、.只读
    D、只写

2、下图是用4×4位的ROM实现的逻辑函数(A1为高位),表达式为的是( )。
    A、D0
    B、D1
    C、D2
    D、D3

第六章单元作业

1、下图是16×4位ROM,A3、A2、A1、A0为地址输入,D3、D2、D1、D0为数据输出,试分别写出D3,D2,D1和D0的逻辑表达式。

2、由一个三位二进制加法计数器和一个ROM构成的电路如图(a)所示。 ⑴写出输出F1、F2和F3的表达式; ⑵画出CP作用下F1、F2和F3的波形(计数器的初态为”0“)

3、试分析下图所示电路的工作原理,画出共阴极七段数码管显示内容。(表6.1中列出的是2716的十六个地位地址单元中所存的数据)。

第7 章 数模与模数转换器

第七章 单元测验

1、八位D/A转换器的最小电压增量为0.01V,当输入代码为10010001时,输出电压为( )V。
    A、1.28
    B、1.54
    C、1.45
    D、1.56

2、8位D/A转换器当输入数字量只有最高位为高电平时输出电压为5V,若只有最低位为高电平,则输出电压为 。若输入为10001001,则输出电压为 。
    A、20mV, 2.68V
    B、40mV, 5.36V
    C、40mV, 3.48V
    D、20mV, 1.74V

3、已知被转换信号的上限频率为10kHZ,则A/D转换器的采样频率应高于 。完成一次转换所用时间应小于 。
    A、20KHz , 0.5ms
    B、10KHz , 0.01ms
    C、20KHz , 0.05ms
    D、40KHz , 0.025ms

第七章单元作业

1、【习题7.1】填空 ⑴8位D/A转换器当输入数字量只有最高位为高电平时输出电压为5V,若只有最低位为高电平,则输出电压为 。若输入为10001000,则输出电压为 。 ⑵A/D转换的一般步骤包括 、 、 和 。 ⑶已知被转换信号的上限频率为10kHZ,则A/D转换器的采样频率应高于 。完成一次转换所用时间应小于 。 ⑷衡量A/D转换器性能的两个主要指标是 和 。 ⑸就逐次逼近型和双积分型两种A/D转换器而言, 抗干扰能力强; 转换速度快。

2、【习题7.3】双积分型A/D转换器如图7.22所示,请简述其工作原理并回答下列问题:

3、【习题7.5】有一个逐次逼近型8位A/D转换器,若时钟频率位250kHZ。 (1)完成一次转换需要多长时间? (2)输入ui和D/A转换器的输出uo的波形如图7.4所示,则A/D转换器的输出为多少?

期末考试

《数字电子技术基础》期末考试卷

1、一、(本题20分,每题5分) 1. 请写出如题一第1题图所示Y的最简逻辑函数表达式和约束条件逻辑函数表达式。 题一第1题图

2、2. 请用如题一第2题图所示边沿JK触发器实现对时钟CP的二分频和四分频电路。 题一第2题图

3、3. 如题一第3题图所示,当A=0V时,问B端等于多少伏,此时G1门的拉电流是多少;当A和B端均悬空时,Y端等于多少伏,此时G1门的灌电流是多少;当A端对地接有100Ω的电阻时,Y端等于多少伏。 题一第3题图

4、

5、二、(本题10分)设计一个温度控制器,控制教室里的2个功率不等的空调。要求控制器在三个温度下采用不同运行模式:当温度小于25º时,小功率空调运行;当温度大于25º且小于28º时,大功率空调运行;当温度大于28º时,2个空调均运行。试设计控制器逻辑电路,且用题二图所示的最小项译码器集成芯片74LS138(A2是高位)附加适当的门电路实现逻辑电路。 题二图

6、三、(本题10分)用一个集成四选一74LS153和四个集成八选一74LS151扩展成32选一电路,画出电路连接图,并标出控制端的高低位和数据。如题三图所示,分别给出了集成四选一74LS153和集成八选一74LS151逻辑符号,从高到低顺位是A2A1A0。 题三图

7、四、(本题10分)如题四图所示电路有三个触发器F2、F1、F0组成,写出各触发器的驱动方程,求各触发器的状态方程,画出状态转换图,指出该电路能实现什么功能? 题四图

8、 题五图

9、六、(本题10分) 如题六图所示555定时器,请设计一个给加热器的定时电路,要求定时22秒,并求电路参数R和C。 题六图

10、七、(本题15分)设计一个自动检测信号电路,要求当串行输入数据X连续输入三个0时,即000时输出为1,否则输出为0。(不必画电路和检验自启动)

11、八、(本题15分)如题八图所示由集成2-5分频异步加法计数器74LS290(Q3是高位)、集成只读存储器EPROM2716和集成D/A转换器7524组成的电路,请问1.由集成2-5分频异步加法计数器74LS290组成的是多少进制计数器?2.当只读存储器EPROM2716中存的是四位全加器时,其中A7A6A5A4是全加器的一个加数,A3A2A1A0是全加器的另一个加数,D3D2D1D0是全加器的和,请问A5和A4的表达式?集成D/A转换器7524数据端D7D6D5D4接收的是一组什么码?(3)集成D/A转换器7524输出模拟量的最大值是多少? 题八图